Simulatie en ontwerp van een hoge tijdsresolutie subsampling ADC in 0.18 μm CMOS

Research output: ThesisMaster's thesis

Authors

  • Bart Lievens
  • Stijn Van Roy

Institutes & Expert groups

Documents & links

Documents

Abstract

Deze masterproef heeft als doel een hoge tijdsresolutie subsampling ADC te simuleren en ontwerpen in 0.18 μm CMOS technologie. Ze zal gebruikt worden voor een testopstelling van een nieuwe in vivo dosimetrie methode die onderzocht wordt. Voor de testopstelling is het gewenst verschillende pulsvormen en breedbandige frequentiespectra te kunnen genereren. In vivo dosimetrie wordt toegepast bij de stralingsbehandelingen van kankerpatiënten. De nieuwe methode wil met behulp van een UWB-signaal kunnen nagaan hoeveel ioniserende straling een weefsel heeft geabsorbeerd. De subsampling ADC bestaat uit twee grote delen. Als eerste is er de Phase-Locked Loop (PLL) die voor de subsampling zorgt. Als tweede is er de ADC die de samples omvormt in een digitale waarde. Na het overzicht van de toepassingen rond in vivo dosimetrie, zullen dan ook deze twee grote delen te onderscheiden zijn.

Details

Original languageEnglish
Awarding Institution
  • KHK - Katholieke Hogeschool Kempen - Thomas More Kempen
Supervisors/Advisors
Place of PublicationGeel, Belgium
Publisher
  • Thomas More
Publication statusPublished - Jun 2011

Keywords

  • pipeline ADC, Voltage Controlled Ring Oscillator

ID: 360608